PCB高級設(shè)計之共阻抗及抑制
共阻干擾是由PCB上大量的地線造成。當兩個或兩個以上的回路共用一段地線時,不同的回路電流在共用地線上產(chǎn)生一定壓降,此壓降經(jīng)放大就會影響電路性能;當電流頻率很高時,會產(chǎn)生很大的感抗而使電路受到干擾。
為了抑制共阻抗干擾,可采用如下措施:
(1)一點接地
使同級單元電路的幾個接地點盡量集中,以避免其他回路的交流信號竄人本級,或本級中的交流信號竄到其他回路中去。適用于信號的工作頻率小于1MHZ的低頻電路,如果工作頻率在1一1OMHz而采用一點接地時,其地線長度應(yīng)不超過波長的1/20.總之,一點接地是消除地線共阻抗干擾的基本原則。
(2)就近多點接地
PCB上有大量公共地線分布在板的邊緣,且呈現(xiàn)半封閉回路(防磁場干擾),各級電路采取就近接地,以防地線太長。適用于信號的工作頻率大于lOMHz的高頻電路。
.jpg)
(3)匯流排接地
匯流排是由銅箔板鍍銀而成,PCB上所有集成電路的地線都接到匯流排上。匯流排具有條形對稱傳輸線的低阻抗特性,在高速電路里,可提高信號傳輸速度,減少干擾。
(4)大面積接地
在高頻電路中將PCB上所有不用面積均布設(shè)為地線,以減少地線中的感抗,從而削弱在地線上產(chǎn)生的高頻信號,并對電場干擾起到屏蔽作用。
(5)加粗接地線
若接地線很細,接地電位則隨電流的變化而變化,致使電子設(shè)備的定時信號電平不穩(wěn),抗噪聲性能變壞,其寬度至少應(yīng)大于3mm.
(6)D/A(數(shù)/模)電路的地線分開
兩種電路的地線各自獨立,然后分別與電源端地線相連,以抑制它們相互干擾。
ps:部分圖片來源于網(wǎng)絡(luò),如有侵權(quán),請聯(lián)系我們刪除
推薦深聯(lián)新聞
- 深聯(lián)電路榮膺2024年度“綠色制造與環(huán)保優(yōu)秀企業(yè)”稱號
- 珠海深聯(lián)招聘專場,它來啦!
- 電池 FPC:電子設(shè)備供電連接的柔性基石
- 當 PCB 廠遇上 AI:是挑戰(zhàn),還是開啟 “智能電路” 新賽道的鑰匙?
- 解碼線路板廠精密工藝:如何將基板雕琢成電子設(shè)備 “心臟”?
- 探秘汽車智能座艙線路板:復(fù)雜電路如何適配多變需求?
- 5G 時代,HDI 面臨哪些關(guān)鍵挑戰(zhàn)與發(fā)展機遇?
- 手機無線充軟板,如何為便捷充電 “搭橋鋪路”?
- 汽車激光雷達線路板為何需要耐極端溫度?普通 PCB 為何無法替代?
- PI 基材為何仍是柔性電路板的主流選擇??



總共 - 條評論【我要評論】